125GHz非平衡二倍频器设计
本文介绍了一种基于阻性肖特基二极管芯片UMS DBES105a的125Hz非平衡二倍频器.电路设计中使用二极管三维电磁模型,将倍频器电路分为不同的功能部分进行设计,二极管采用了实阻抗匹配,以期简化设计.经过HFSS和ADS联合仿真,在17dBm的输入功率驱动下,该倍频器最低变频损耗为8dB,3dB带宽优于20GHz.最终测试得到该倍频器在125GHz处输出功率约为8.5dBm,当固定输入功率为17dBm时,测得的二倍频器的倍频效率优于5%.
非平衡二倍频器 电路设计 阻抗匹配 性能指标
钟伟
中国工程物理研究院电子工程研究所 四川 绵阳621999
国内会议
广州
中文
133-138
2016-09-01(万方平台首次上网日期,不代表论文的发表时间)