逐比特可变带宽调制器研究及其FPGA实现
为满足高速的无人机,卫星等中继数据传输需求,设计了宽带的通用调制器结构.采用线性内插的小数倍内插结构来实现调制器的符号速率逐比特可变,在数模转换芯片(DAC)转换速率固定在2.8Gsps的条件下,调制器的符号速率可覆盖21.875Msps到350Msps,同时,调制器采用并行的结构保证系统具有较强的可扩展性.硬件测试结果表明,在符号速率21.875Msps到350Msps的范围内,调制器可实现符号速率逐比特可变,符号速率归一化偏差小于1.0×10-5.在8PSK调制体制条件下,矢量幅度误差(EVM)指标小于6%.
逐比特可变带宽调制器 结构设计 线性内插 可扩展性 现场可编程逻辑门阵列
张祺 杨大龙
中国工程物理研究院电子工程研究所 四川 绵阳621900
国内会议
广州
中文
254-259
2016-09-01(万方平台首次上网日期,不代表论文的发表时间)