基于CPLD的编码器抗干扰电路设计与实现
由于交流伺服系统运行过程中存在噪声与干扰,编码器输出脉冲中的干扰信息不容忽视.分析增量式光电编码器输出信号由于干扰信号产生误码的原因,针对差分输出的增量式光电编码器,不仅建立了硬件抗干扰电路,而且基于CPLD设计了一种软件抗干扰电路.具体介绍了干扰识别及消除干扰的原理,对编码器信号进行恢复,并完成了辨向,可以为后续的信号处理提供可靠的信号源.软件抗干扰电路使用图形与Verilog HDL语言相结合的形式,在QuartusⅡ中完成了设计、综合及仿真,验证了方法的正确性.
增量式光电编码器 抗干扰电路设计 信号处理 复杂可编程逻辑器件
白永威 夏加宽 季慧颖
沈阳工业大学电气工程学院 辽宁 沈阳 110870
国内会议
沈阳
中文
1-5
2016-10-01(万方平台首次上网日期,不代表论文的发表时间)