可变动态范围二阶Sigma-Delta调制器的低功耗设计
本文设计了一种输出动态范围可调的二阶Sigma-Delta调制器.首先针对Sigma-Delta ADC在实现高精度的同时如何降低系统功耗这一问题,进行了详细的建模分析并得出满足精度需求的最低性能指标,通过模块指标分配算法可以自动计算获得电路指标.其次基于CSMC0.5um CMOS工艺,在5V电源电压下,对调制器进行了电路级设计,其中调制器的积分器和比较器电路被设计成结构可调的形式,由控制信号实现其内部电路的配置以满足不同输出动态范围要求时的最低性能指标,从而避免电路性能过剩所带来的额外功耗.仿真结果表明,在时钟为2.5MHz,半幅0.5V输入时,最终的输出有效位数达到12.5bit,功耗为700uW,品质因数为6pJ/conv.
二阶Sigma-Delta调制器 低功耗设计 可变动态范围 品质因数
孔梦华 卜刚 吴振淇
国内会议
上海
中文
288-290
2016-04-01(万方平台首次上网日期,不代表论文的发表时间)