可重用多链路无阻塞多核环网开关
针对由于处理器的功能变得越来越复杂而导致芯片的环网开关设计难度变大的问题,提出了一种可重用的无阻塞多核环网开关的设计结构.这种结构采用多链路设计技术,降低了设计难度;同时在结构中加入缓存部件实现了环网开关之间的无阻塞通信;此外,结构采用了参数化设计方法,增强了设计的可重用性和可扩展性.最后,通过采用System Verilog语言搭建的通用分层验证平台完成模块级和系统级验证工作,证明了该设计方案的可行性.
处理器 环网开关 多链路 可重用性 可扩展性
卫鹏飞 梁停雨 刘胜 陈胜刚 陈海燕 窦强
国内会议
哈尔滨
中文
129-134
2015-08-06(万方平台首次上网日期,不代表论文的发表时间)