高可复用DMA验证平台的实现
随着芯片规模的不断增大,芯片验证工作复杂度和工作量呈指数上升,功能验证在芯片设计中非常关键并贯穿于整个设计过程.在大规模复杂设计的验证流程中,首先需要在模块级对设计进行充分的验证,之后需要结合全系统各部件间的功能和时序协议在系统级对设计进行更加全面和完备的验证.验证环境的开发是一件费时的工作,如果系统级验证可以复用模块级验证的环境,就能大大提高验证的效率.本文遵循可重用性和可移植性原则构建DMA验证平台过程中,结合DMA传输机制的特性,使用Verilog语言搭建了一个具有高可复用性的验证平台.该平台支持对DMA部件开展从模块级到系统级的验证,极大地提高了DMA部件验证效率,加快了DMA部件的验证收敛速度.
片上系统 验证环境 传输机制 直接记忆体存取
丁一博 马胜 孙永节 胡月安
湖南省长沙市国防科学技术大学计算机学院 410073
国内会议
哈尔滨
中文
499-505
2015-08-06(万方平台首次上网日期,不代表论文的发表时间)