会议专题

基于MBIST的旁路分析与优化

随着集成电路的不断发展,芯片的集成度和复杂度越来越高,片上存储容量不断增大,导致片上存储器测试难度和测试成本显著提高.本文主要分析了存储器的MBIST结构,并对旁路进行分析优化,使存储器周围的阴影逻辑可测,此设计通过增加异或门来降低旁路中对D触发器数目的依赖,与传统的旁路相比,在可测性能够顺利执行的情况下降低了硬件开销,但导致覆盖率稍有下降,其实在加入使芯片可测的逻辑后,本身就存在几个相互制约的因素,这时要进行衡量并对其折中处理。

片上存储器 自测试结构 旁路分析 故障覆盖率

张雨 刘蓬侠 郭阳 宋结兵

湖南省长沙市国防科技大学计算机学院 410073

国内会议

第十八届计算机工程与工艺年会暨第四届微处理器技术论坛

贵阳

中文

634-638

2014-07-31(万方平台首次上网日期,不代表论文的发表时间)