多核同步机制的设计权衡
随着应用需求的增加和芯片集成度的提高,处理器设计已经进入多核时代,同步机制对多核系统性能的发挥至关重要.为此,本文基于一款自主设计的12核向量DSP平台,实现了包含读写锁以及栅栏功能的硬件同步单元.为了更好地权衡硬件开销与运行效率,分别实现了集中式与分布式同步单元,实验结果表明,在提供同等数量锁和栅栏的前提下,集中式设计能够以较小的硬件开销,实现运行效率的较大提升.
多核处理器 同步机制 集中式设计 硬件开销 运行效率
叶伟军 王耀华 马驰远
湖南省长沙市国防科技大学计算机学院 410073
国内会议
贵阳
中文
134-139
2014-07-31(万方平台首次上网日期,不代表论文的发表时间)