基于LBDL的路径延时均衡优化方法
LBDL(LUT Based Differential Logic,LBDL)是一种具有很强抗功耗攻击能力的组合逻辑单元.该单元是以查找表(Look-Up-Table)结构为基础的功耗均衡逻辑,通过采用双轨预充电模式来实现.在LBDL中,占空比为50%,即预充电阶段与求值阶段的时间相同.本文提出一种产生非对称占空比的优化方法.通过路径延时均衡,模拟每个逻辑门在PVT影响下的预充电延时变化,考虑到时钟偏斜与预留余量确定所需要的最大预充电延时,保证电路的可靠性,提高其速度与性能.
组合逻辑电路 预充电延时 路径延时均衡 非对称占空比
蔡晓敏 李少青 吴虎成 李海燕 邝世杰
湖南省长沙市国防科技大学计算机学院 410073
国内会议
贵阳
中文
270-276
2014-07-31(万方平台首次上网日期,不代表论文的发表时间)