会议专题

两级Cache一致性域扩展协议在混合验证系统中的可视化方法

NC节点控制器ASIC芯片作为服务器内各处理器的高速互连通信芯片,具有扩展系统规模和维护全局多级Cache一致性的功能,是高端服务器的核心芯片,是衡量高端服务器产品的关键技术。提出了一种基于两级域Cache一致性(CC,Cache Coherent)扩展协议的报文路径信息在(C++(SystemC)、Verilog)软硬件混合语言验证系统中的提取与可视化方法.该方法首先设计出NC(Node Controler)节点控制器协议仿真的软硬件语言联合仿真平台,然后将硬件语言Verilog设计部分与软件语言C++(SystemC)设计部分的仿真报文传输路径信息分别提取出来,最后利用MFC工具设计生成可执行*.exe程序查看报文路径图形.通过以上步骤大大提高了NC(Node Controler)节点控制器ASIC芯片开发在两级Cache一致性扩展协议仿真验证上的开发效率.

芯片 缓存一致性 报文路径信息 仿真验证 程序设计

甘小伟 陈继承 张峰 周恒钊

浪潮(北京)电子信息产业有限公司 北京100085 高效能服务器和存储技术国家重点实验室北京 100085

国内会议

第十七届计算机工程与工艺年会暨第三届微处理器技术论坛

西宁

中文

3-8

2013-07-20(万方平台首次上网日期,不代表论文的发表时间)