基于X-DSP乘法部件设计的优化与实现
本文对X型DSP芯片乘法部件进行时序分析,得出关键路径为双精度浮点乘法的实现;然后采用基于预处理、结构调整和逻辑复制的思想对关键路径上的功能模块进行优化设计;最后从代码级和算法结构级对整个乘法部件进行时序优化,在45nm CMOS工艺下,关键路径的延时减少了180ps,时序性能提高了21.42%.
乘法部件 优化设计 时序分析 功能模块
张恒 吴虎成 刘建平
国防科技大学计算机学院 长沙410073
国内会议
西宁
中文
60-64
2013-07-20(万方平台首次上网日期,不代表论文的发表时间)