一种高效的基于FIFO的共享端设备输入缓冲
在多核处理器中,如何提高多核的并行处理能力和实现更高的存储带宽是研究的重点,而高效的输入缓冲是在较少的资源开销下提高多核处理器上下级间的传输效率和实际带宽利用率的有效途径.以X-DSP的共享存储设备为背景,为其提出了一种高效的基于FIFO的共享端设备输入缓冲结构,注重描述了其输入/输出请求处理方法及归并处理等功能.与常规缓冲进行比较分析,提出的机制能够在不影响传输带宽的基础上将存储面积减少为传统方案的56.25%.
多核处理器 输入缓冲 共享端设备 并行处理能力
马志超 刘胜 陈海燕 刘衡竹
国防科技大学计算机学院 长沙410073
国内会议
西宁
中文
84-88
2013-07-20(万方平台首次上网日期,不代表论文的发表时间)