QX芯片共享存储体物理设计中的数据通路优化
随着多核技术的发展,为提高DSP芯片的并行计算能力,共享存储体得到了广泛的运用,本文结合QX芯片共享存储体的结构和布局,针对共享存储体的数据通路特点,研究了共享存储体物理设计中使用的主要的数据通路优化方法并对其优化效果作了对比.其中包括互连长线优化,线间串扰优化和总线结构优化.通过这些优化方法优化数据通路延时,帮助解决芯片时序瓶颈,有助于芯片达到时序收敛,以满足时序要求.
共享存储体 结构设计 数据通路 时序收敛
丁艳平 刘祥远 郭阳 王金钟
国防科技大学计算机学院 长沙410073
国内会议
西宁
中文
186-191
2013-07-20(万方平台首次上网日期,不代表论文的发表时间)