基于MMSE算法MIMO检测器的FPGA实现
多输入多输出(MIMO)技术显著地提高了无线通信系统的性能,但其检测器的复杂度也大幅增加,尤其与正交频分复用(OFDM)技术相结合,对实时性检测要求更高.本文深入分析了基于MGS-QR分解的最小均方误差(MMSE)检测算法,并基于此算法对MIMO检测器进行设计和实现,在设计中采用数据级并行、任务级并行和模块复用等策略提高并行性和硬件资源利用率.将设计在Xihnx Virtex6FPGA芯片上实现,并在4×416-QAM的MIMO系统中实现单个检测单元200Mbps的吞吐率.实验结果表明,本设计能够满足MIMO-OFDM系统实时检测性能要求.
多输入多输出 检测器 电路设计 最小均方误差 现场可编程门阵列
陈辰 郭磊 雷元武 周杰 张拥军
国防科技大学并行与分布处理重点实验室 长沙410073
国内会议
西宁
中文
344-349
2013-07-20(万方平台首次上网日期,不代表论文的发表时间)