基于McPAT的体系结构级工艺模拟与分析
随着集成电路工艺进入纳米时代,片上集成度不断提高,功耗和面积成为制约高性能微处理器设计的重要因素,必须在体系结构设计阶段就考虑工艺需求与实现,以加快设计的收敛.本文采用基于McPAT的体系结构级工艺模拟器对三种典型多核处理器架构进行模拟得到不同工艺节点下实现的性能、面积和功耗,给出了采用当前主流工艺实现三种处理器的规模,为未来设计高性能CPU提供工艺需求参考.
多核处理器 设计理念 体系结构 工艺模拟 参数配置
冯超超 赵振宇 唐遇星 赵天磊 廖卓凡
国防科技大学计算机学院 长沙410073 长沙理工大学计算机与通信工程学院 长沙410004
国内会议
西宁
中文
330-335
2013-07-20(万方平台首次上网日期,不代表论文的发表时间)