基于FPGA的高效FIR滤波器的设计与实现
针对水声信号的数字均衡滤波器需要在线加载均衡系数的特点,基于FPGA设计并实现了高效FIR滤波器,它能通过上位机对滤波系数实现在线配置.由于采用模块化设计,可根据FPGA硬件资源量,方便实现对滤波器阶数的增减.最后在EP3C40系列FPGA中实现了128阶的FIR滤波器,并通过重载系数,实现了带阻功能,经扫频仪测量,达到了设计要求.
滤波器 现场可编程逻辑门阵列 模块化设计 频率均衡
许霁
中船重工七五○试验场,昆明,650051
国内会议
厦门
中文
117-119
2013-11-30(万方平台首次上网日期,不代表论文的发表时间)