细步进快速频率合成器
本频率合成器的主要技术难点是要求小于1μs的跳频时间。DDS+PLL方案锁定时间不能满足跳频时间要求,只能采用基于DDS+倍频+混频滤波的直接合成设计方法。考虑到DDS受限于器件自身特性无法实现高频率输出,且在良好杂散情况下的输出带宽较窄,因此设计思路的重点在于降低DDS输出信号频率,压缩DDS输出信号带宽,通过精心规划频率关系,在充分发挥DDS跳频时间上的优势的同时,实现低杂散指标要求。同时需要满足相位噪声的需求。
直接频率合成器 结构设计 步进参数 输出信号频率 输出信号带宽 跳频时间 杂散特性
韦炜 尹红波
中船重工集团723研究所,扬州225001
国内会议
重庆
中文
673-676
2013-05-01(万方平台首次上网日期,不代表论文的发表时间)