高精度延时发生器在Xilinx 7 Series FPGA中的实现
利用FPGA内部进位链所提供的稳定延时,设计并验证了高精度的延时发生器.采用抽头延时线方法,将延时划分为基于高频时钟的计数器所提供的粗延时和FPGA内部进位单元所提供的细延时,可以同时兼顾较高的延时步长精度(43ps)和较大的延时动态范围(130us).这一方法在Xilinx7Series FPGA中具有较好的适用性,在FPGA应用中具有重要的意义.
延时发生器 现场可编程门列阵 抽头延时线 延时精度 延时动态范围
王照琪 姚远 路后兵 金革
核探测与核电子学国家重点实验室,中国科学技术大学,合肥,230026 核探测与核电子学国家重点实验室,中国科学技术大学,合肥,230026;解放军电子工程学院,合肥,230037
国内会议
合肥
中文
97-102
2015-08-17(万方平台首次上网日期,不代表论文的发表时间)