量子通信中高速并行真随机数发生器设计
针对量子通信中对于真随机数发生器的高数据率、高集成度的特殊需求,本文提出了一种以数字电路中的时钟抖动作为真随机数物理熵源的高速并行真随机数发生器ASIC芯片设计方案,计划提供十路并行、数据率可达200MHz的高速真随机数序列.
真随机数发生器 芯片设计 时钟抖动 数据率
王鑫喆 缪鹏 钱怡 梁福田 金革
核探测与核电子学国家重点实验室;中国科学技术大学近代物理系,安徽 合肥 230026
国内会议
合肥
中文
214-218
2015-08-17(万方平台首次上网日期,不代表论文的发表时间)