FPGA数据截位误差分析研究
高速并行的数字信号处理大多依赖FPGA器件进行实现.在FPGA中,数据以定点形式存在.数字信号处理过程中,乘加运算会导致数据位数扩展,耗费大量资源.针对简单的数据截位方式会引入较大的截位误差,影响数字信号处理结果的问题,通过仿真分析了不同截位位宽情况下截位误差的大小,以及误差产生的原因,最后提出一种低复杂度的截位方法,有效降低了数据截位引入的误差,具有很好的通用性和实用价值.
数字信号处理 现场可编程门阵列 数据截位 误差分析
解剑 罗显志 李堪勃
河北省卫星导航技术与装备工程技术研究中心,河北 石家庄 050081
国内会议
牡丹江
中文
426-427
2015-08-01(万方平台首次上网日期,不代表论文的发表时间)