基于FPGA的1394B总线监控逻辑的设计与验证
本文论述了一种基于FPGA的1394B总线监控逻辑的设计与实现,并在Xilinx Virtex-5系列FPGA上进行了验证,结果表明误码率小于10-10满足协议要求,能够正确监控1394B总线在S100β和S400β速率下的总线数据,而且监控带宽均能达到线速的80以上,具有较高的实用性.
计算机系统 1394B总线 监控逻辑 设计理念 现场可编程门阵列
蒲恺 蔡明 李大鹏
中航工业西安航空计算技术研究所 中国人民解放军驻六三一所军事代表室
国内会议
西安
中文
306-311
2016-08-10(万方平台首次上网日期,不代表论文的发表时间)