一种具有扫描功能和超低建立时间的40nm门控时钟电路
门控时钟是VLSI设计中降低功耗的一种主要技术,对于使用细粒度的门控时钟策略的芯片,门控时钟单元对于整个芯片的性能有着重要作用。本文主要分析了两种门控时钟电路结构在40nm下的性能特点,并在此基础进上提出了一种新型的具有扫描功能和超低建立时间的门控时钟电路。SPICE分析结果表明,该电路功能正确,并且与典型的标准单元相比,该电路降低了85%的建立时间。
集成电路 门控时钟 电路结构 扫描功能 建立时间
西西志华 袁秋香 赵振宇 马卓 张民选
国防科技大学计算机学院 长沙410073
国内会议
成都
中文
269-272
2011-08-12(万方平台首次上网日期,不代表论文的发表时间)