Matrix DSP中断处理系统的设计与实现
YHFT_Matrix DSP是一款高性能多核嵌入式数字信号处理芯片,主要应用于软件无线电(SDR)。本文详细介绍了该芯片的实时中断处理器的控制机制和中断选择子单元的选择机制,本文中断处理系统有32个中断源端口,支持32级中断处理,支持中断嵌套,中断请求信号发出后,经过4拍即可进入中断服务程序。使用NC Verilog模拟工具进行大量的功能验证,结果表明该中断处理系统功能正确。满足YHFT_Matrix DSP设计要求。
中断处理器 模块设计 控制机制 选择机制
舒生亮 孙永节 万江华
国防科技大学计算机学院 长沙410073
国内会议
成都
中文
121-125
2011-08-12(万方平台首次上网日期,不代表论文的发表时间)