会议专题

一种应用于中低端FPGA的高速串行通信数据恢复技术的研究与实现

针对如何在工业商业领域中大量使用中低端的FPGA芯片和航天领域使用的高可靠FPGA上实现高速串行通信,本文研究并介绍多相位5倍过采样结构的高速串行数据恢复技术的原理,并对其抗收发端频率偏差容忍度进行理论分析,介绍了如何基于该技术在一款中低端FPGA上实现一套高速光纤信号收发通信系统以及在实现过程中的关键技术.经过仿真和板级及光纤通道测试,该系统可以实现250Mbps高速串行信号的发送接收以及数据恢复,并能容忍高达±5.9%的收发端的时钟偏差.

现场可编程门阵列芯片 串行通讯 数据恢复 多相位结构 时钟偏差

冯光朗 韦援丰 胡凯 杨海钢 林郁 贾瑞

中国科学院电子学研究所可编程芯片与系统研究室,北京 100190

国内会议

中国电子学会电路与系统学会第二十五届年会

成都

中文

1-10

2014-10-01(万方平台首次上网日期,不代表论文的发表时间)