会议专题

双计时脉冲插值计数器的设计和实验

本文以Altera公司的CycloneII系列的EP2C5T144C8FPGA作为核心器件,运用双计时脉冲插值技术,设计了一种具有脉冲插值功能的计数器(以下简称“双计时插值计数器”)。该计数器可以应用于传统体积管、小体积管,也可以应用于钟罩、静态法、标准表法等流量标准装置中。在传统流量标准装置中应用脉冲插值计数,可以提高装置的校准能力和缩短校准时间”3”。与传统采用单片机和数字电路设计的计数器系统相比,采用FPGA和Verilog HDL 的设计,可以减少开发时间和成本;设计的计数器体积小,且硬件电路简单、系统功能完善。根据ISO7278-3:1998标准,首先讨论了双计时脉冲插值原理,推导了有关公式.基于双计时脉冲插值原理,以Altera CycloneII系列的EP2C5T144C8 FPGA为核心器件,设计了具有双计时脉冲插值功能的、专门用于流量校准装置的计数器.对设计的计数器样机进行了实验.实验结果表明,样机在累积脉冲数很少(校准时间很短)的情况下,也能达到0.01%的计数分辨率,计时精确度优于0.1ms.在钟罩上的实验表明,在较短的校准时间和采集较少累积脉冲时,累积脉冲的精确度比传统方法提高了将近一个数量级.

脉冲插值计数器 结构设计 双计时脉冲插值技术 脉冲插值功能

韩伟 沈昱明

上海理工大学,上海200093

国内会议

2014年全国流量计量学术交流会

贵阳

中文

1-5

2014-09-01(万方平台首次上网日期,不代表论文的发表时间)