采样频率对硬件木马检测的影响
近年来,硬件木马电路的存在使得集成电路安全受到质疑,如何高效认证IC安全受到人们广泛关注.基于旁路信息的硬件木马检测技术通常利用采样频率远远大于芯片系统时钟频率的示波器对芯片功耗数据进行采样.本文简述了硬件木马的威胁,给出了简单功耗攻击的结果,并基于硬件木马检测理论和噪声模型在40nm工艺下对AES加密核心S-box电路进行HSPICE模拟.通过均值差检测分析发现,当达到一定采样频率后,继续增大采样频率对硬件木马检测效果影响不大;当采样频率降低时,采样点所采集到的功耗数据不能很好反映木马电路的特征信息,验证硬件木马电路的存在.在不影响硬件木马检测效果的前提下适当降低采样频率,可有效压缩采样数据量,增加样本总量,从而增强检测的效果.另外,采样频率的降低减小了采样系统的设计代价,为采样系统精度的提高留出空间.
集成电路 硬件木马 检测技术 采样频率
石磊 倪林 李少青 马瑞聪
国防科技大学计算机学院 长沙 410073
国内会议
西安
中文
448-453
2014-06-01(万方平台首次上网日期,不代表论文的发表时间)