应用于图像传感器的高速列并型单斜ADC
本文提出了一种应用于CMOS图像传感器中的新型列并行TDSS ADC结构.该结构A/D量化过程主要分为两个阶段,在粗量化的阶段中采用传统的单斜率ADC方式;在二次量化阶段采用电荷放电方式.一方面,TDSS ADC在保留了传统列并行单斜率ADC结构简单的优点基础上,有效的提高了A/D转换效率.另一方面,该结构不需要针对斜坡电路设计更复杂的时序控制.本文在0.18um工艺下,验证了12-bit的TDSS ADC电路,其中包括8-bit传统单斜率ADC和4-bit的TDC电路.在50MHZ时钟频率下,A/D转化速度为相对于传统12bit SSADC提高了14.5倍.
图像传感器 列并行ADC结构 转换速率
吕楠 余宁梅 张鹤玖
西安理工大学陕西省军民两用集成电路设计中心,陕西 西安 710048
国内会议
西安
中文
472-476
2014-06-01(万方平台首次上网日期,不代表论文的发表时间)