会议专题

XDSP浮点比较和特殊指令的设计与实现

本文设计了一种能够执行浮点比较指令和特殊指令的运算部件,支持SIMD单精度浮点和双精度浮点数据格式,能够实现数据大小比较、求浮点尾数和指数、求倒数、平方根倒数和求绝对值操作,指令的执行周期均为1.使用NC-Verilog进行了功能验证,并用Design Compile在40nm工艺库下进行了综合,最长延时为200ps,单元面积为7826.2801μm2,总功耗为1.3389mW,与Matrix DSP相关部件相比,最长延时减少了13.04%,总功耗减少了6.42%,面积减少了9.03%,工频达到1.5GHz的设计要求.

数字信号处理器 模块设计 比较指令 浮点运算

李林峰 彭元喜 雷元武 邹晓峰

国防科技大学计算机学院 湖南 长沙 410073

国内会议

第十八届全国半导体集成电路、硅材料学术会议

西安

中文

496-501

2014-06-01(万方平台首次上网日期,不代表论文的发表时间)