会议专题

80MSps 10位2位每步式逐次逼近模数转换器

本文基于TSMC180μmCMOS工艺,设计了一个80MSps,10位逐次逼近寄存型(SuccessiveApproximationRegister,SAR)A/D转换器(Analog-to-DigitalConverter,ADC).其中,D/A采用电荷重分配式DAC(DigitaltoAnalogConverter,DAC);产生参考电平的参考DAC(REFDAC)连同输入差分对每次产生3个参考电平,采集输入信号的信号DAC(SIGDAC)用于采集输入信号,并根据比较结果产生余量;通过这种方法,每进行一次转换产生2位结果,从而提高转换速度.整个芯片面积1.2x1.2mm2,当采样率为80MSps,输入信号为38.75MHz时,无杂散动态范围(Spurious-FreeDynamicRange,SFDR)和有效位数(EffectiveNumberOfBits,ENOB)分别为64.7dB,9.5,功耗7.5mW.仿真表明2位每步式转换方法可以在保持低功耗的前提下有效提高转换速度.

模数转换器 逐次逼近寄存器 电路设计

吴华灵 孟桥 支豪

东南大学射频与光电集成电路研究所,南京,210096

国内会议

中国电子学会电路与系统学会第二十四届年会

南京

中文

169-178

2013-05-13(万方平台首次上网日期,不代表论文的发表时间)