多模PLL频率综合器中宽带高速双模预分频器的设计
提出了一种能满足多种通信标准的多模锁相环频率综合器的架构,可以提供各个模式所需频点的,同时降低了系统的硬件开销.介绍了优化后的宽带高速双模预分频器的内部结构,电路设计原理以及版图设计.该双模分频器采用0.18μmCMOS工艺制作,后仿结果表明在1.8V电源电压下该双模分频器的工作频率范围为0.4~9.6GHz,功耗为7.6mA.
多模频率综合器 双模预分频器 电路结构 版图设计
蒋雪飞 樊祥宁
东南大学射频与光电集成电路研究所,东南大学信息科学与工程学院,南京210096
国内会议
南京
中文
213-219
2013-05-13(万方平台首次上网日期,不代表论文的发表时间)