基于DDR2的FIFO设计
主要介绍了Micron公司的DDR2 SDRAM芯片的主要特性以及其芯片的端口的定义和功能.同时对Xilinx的DDR2 SDRAM控制器核(mig)进行了简要介绍,在利用IP核的基础上提出了一种大容量异步FIFO的设计方法,本设计使用了Xilinx的Virtex-6系列FPGA芯片作为主控制芯片,控制部分使用VHDL语言编写,同时采用DDR2 SDRAM作为缓存单元,结合USB2.0快速传输技术,实现了快速的大量数据的异步传输。
数据传输 先入先出队列 芯片设计 控制器
刘涛 代静
天津工业大学电子与信息学院,天津300387
国内会议
北京
中文
513-515
2014-06-01(万方平台首次上网日期,不代表论文的发表时间)