基于FPGA的局部动态自重构系统设计

提出了一种基于FPGA的局部动态自重构设计方法,以FPGA开发板作为实验平台,利用其内嵌的微处理器搭建一个可重构系统.系统将关键的功能模块划分为可重构区域,对其进行检错纠错,在检测到错误信号之后可自动调用局部比特流完成重构,修复故障模块.该方案面积开销低,灵活性强,可用于容错系统中.
现场可编程门阵列 局部动态 自重构系统 容错性能
代静 刘涛
天津工业大学电子与信息工程学院,天津300387
国内会议
北京
中文
522-524
2014-06-01(万方平台首次上网日期,不代表论文的发表时间)