磁控电抗器采样电路的优化及其实验分析
本文针对磁控电抗器控制系统的采样电路进行了优化,由于电路在接通、断开电感负载或大型负载时常常会伴随很高的励磁涌流产生,若没有保护措施,励磁涌流经采样电路进入ADSP-BF506芯片,就很容易烧坏DSP芯片,为了使进入芯片的电压幅值维持在0-5V之间,保证其安全可靠运行.本文从硬件上对采样电路进行优化,抑制进入采样电路中的励磁涌流,通过试验波形,验证了该优化方案能够实现DSP的可靠运行.
磁控电抗器 采样电路 优化控制 仿真分析
姜翠玲 程汉湘 岑正君 余韦彤 黄沃林
广东工业大学自动化学院,广东广州510006 广州粤骏电气科技有限公司,广东广州511447
国内会议
广州
中文
8-13
2014-07-01(万方平台首次上网日期,不代表论文的发表时间)