一种基于FPGA的水声数据通用接口处理电路板的设计与实现
设计了一种基于可编程逻辑阵列(FPGA)为核心的水声数据通用接口及处理的电路板.该电路板由两片高性能的FPGA芯片作为主控单元,实现接口控制、数据处理等工作;电路板集成9路千兆光纤网络接口用于水声数据收发、大容量DDR存储芯片用于数据存储、PCI总线用于与上位机进行通信实现人机交互和高速LINK接口用于实现处理完成数据的高速输出功能.该水声数据通用接口处理电路板为中高频、大规模阵列声纳系统数据传输、预处理提供一种可靠的解决方案.
声纳设备 水声数据通用接口处理电路板 结构设计 可编程逻辑阵列
李博 谢勇 鲁玉波
第七一五研究所,杭州,310023
国内会议
哈尔滨
中文
171-174
2014-07-01(万方平台首次上网日期,不代表论文的发表时间)