基于FPGA的CFD计算硬件加速研究
CFD(计算流体力学)计算任务具有计算密集,耗时集中等特点.在CPU+FPGA异构平台下,将FPGA作为硬件加速协处理器可以实现CFD计算性能的提升.本文针对Euler3D程序开展了计算任务的软硬件划分和模块的硬化与封装研究,并在搭建的CPU+FPGA平台下进行了硬件加速实验与验证.减少I/O开销和利用多片FPGA并行加速是进一步提升CFD计算硬件加速性能的有效手段.
硬件加速 计算流体力学 异构平台 现场可编程门阵列
胡国 赵小冬 韩伟 白林亭 李明娟
中航工业西安航空计算技术研究所 陕西 西安 710065
国内会议
江西九江
中文
380-387
2014-09-01(万方平台首次上网日期,不代表论文的发表时间)