基于CPU+FPGA架构的GNSS接收机设计
新体制导航信号高带宽、伪码周期长的特点对接收机的实时性提出更高的要求.本文提出CPU+FPGA的架构来实现新体制导航信号的接收机,在传统软件接收机的基础上加入FPGA,利用FPGA的并行处理特性完成导航信号的捕获.通过优化查找表以减少软件相关器的内存占用,提升软件相关器的实时性.
全球卫星导航系统 接收机 增加可编程门阵列 中央处理器 结构设计
李韬 黄智刚 金天
北京航空航天大学电子信息工程学院,北京,中国,100191
国内会议
西安
中文
1-5
2015-05-13(万方平台首次上网日期,不代表论文的发表时间)