基于FPGA的直接数字频率合成器设计
介绍了直接频率合成器的基本原理,实现了利用QuartusⅡ软件完成PLL、累加器、加法器、寄存器、ROM查找表等模块的设计,综合仿真实现整体功能;利用GW48系列SOPC/EDA实验开发系统硬件设备和Cyclone系列的EP1CI2Q240C8型号的FPGA芯片进行硬件调试和验证.通过改变查找表的存储数据灵活地改变输出波形.结果表明,利用FPGA设计直接数字频率合成器的可行性.相对于传统频率合成技术在相对带宽、频率转换时间、高分辨力、相位连续性、正交输出以及集成化等性能方面具有优势.
直接数字频率合成器 现场可编程门阵列 锁相环 信号发生器 优化设计
李佳
电子科技大学电子科学与技术研究院 成都611731
国内会议
成都
中文
13-17
2013-12-01(万方平台首次上网日期,不代表论文的发表时间)