一种电容降压电路
本文阐述了电容降压电路原理并提出了一种电路结构,其与传统电容降压电路的不同之处在于采用了双电容交替输出的拓扑结构.论文在阐述原理的基础上采用SMIC 0.13μm工艺进行了电路仿真.结果表明该电路可有效提高输出电流,增强带负载能力,同时克服了带容(感)性负载时影响输出电压的缺点.在保证输出电压偏差小于等于5%时,该结构可提供约50:的电流,远大于传统结构的约2μA.
电容降压电路 拓扑结构 仿真扥系 数值计算
弋才敏 李泽宏 张金平 任敏 高巍 聂海
电子科技大学 电子薄膜与集成器件国家重点实验室 四川成都 610054 成都信息工程学院 四川成都 610000
国内会议
2014`全国半导体器件产业发展、创新产品和新技术研讨会暨第七届中国微纳电子技术交流与学术研讨会
太原
中文
508-512
2014-08-04(万方平台首次上网日期,不代表论文的发表时间)