LTE中卷积码的译码器设计与FPGA实现
LTE(Long Term Evolution )是”准4G”的技术,以OFDM/FDMA和MIMO为其核心技术。基于LTE(长期演进)的Tail-biting卷积码,介绍了Viterbi算法,它是一种最优的卷积码译码算法.由于Tail-biting卷积码的循环特性,采用固定延迟译码的方法,降低了译码复杂度.通过使用全并行的结构及简单的回溯存储方法,设计了一个具有高速和低复杂度的固定延迟译码器.在FPGA上实现并验证,验证结果表明译码器的性能满足了LTE系统的要求.
移动通信网络 长期演进技术 Tail-biting卷积码 译码器 优化设计 FPGA资源
李冬冬 杨军
中国科学院声学研究所通信声学实验室,北京100190
国内会议
北京
中文
313-316
2014-07-01(万方平台首次上网日期,不代表论文的发表时间)