低相噪锁相源设计
频率合成器对无线通信系统性能有着重要的影响,本文介绍了一种低相噪锁相源的设计,实验表明其相位噪声达≤-87dBc/Hz@10kHz,提升了整个通信系统的性能.锁相环(PLL)由鉴相器(PD)、压控振荡器仅CO)和环路滤波器(LP)构成,它是一种利用外部输入的参考信号控制环路内部振荡信号反馈控制电路。锁相环的被控制量是相位,被控对象是压控振荡器。如果锁相环路中压控振荡器的输出信号频率发生变化,则输入到鉴相器的信号相位θv(t)和θr(t)必然会不同,此时相位比较器会输出一个与相位误差成比例的误差电压Vd(t),经环路滤波器输出一个缓慢变化的直流电压Vc(t),从而控制压控振荡器输出信号的相位,使输入和输出相位差减小,直到两信号之间的相位差等于常数。此时,压控振荡器的输出信号频率和输入信号频率相等,环路处于锁定状态。
环路频率合成器 锁相源设计 低相位噪声 无线通信系统
廖梁兵
电子科技大学电子工程学院,成都 610054
国内会议
南宁
中文
456-460
2009-09-18(万方平台首次上网日期,不代表论文的发表时间)