基于TSPC的4/5双模前置分频器设计
基于真单相时钟TSPC(True Single Phase Clock)电路,设计了一款适用于高频锁相环的高速低功耗4/5双模前置分频器.该高速低功耗4/5双模前置分频器设计基于SMIC 0.18μm标准CMOS工艺。利用Cadence Specie的后仿真结果表明:在1.80V的直流电源电压下,该高速低功耗4/5双模前置分频器的最高工作频率达3.4GHz,总功耗为0.80mW.其最低输入幅值为0.2V时,工作频率范围为20MHz-2.5GHz。
双模前置分频器 真单相时钟 优化设计 锁相环 仿真分析
陶小妍 张海鹏 阴亚东 王德君
杭州电子科技大学,电子信息学院,杭州 310018 中科院微电子研究所昆山分所,昆山 215347 大连理工大学,电子科学与技术学院,大连 116024
国内会议
2013‘全国半导体器件技术、产业发展研讨会暨第六届中国微纳电子技术交流与学术研讨会
大连
中文
353-357
2013-07-22(万方平台首次上网日期,不代表论文的发表时间)