芯片级原子钟射频模块仿真
采用美国国家半导体公司(即National Semiconductor)提供的National”s Clock Design Tool工具设计芯片级原子钟射频源.根据仿真曲线中射频频谱、相位噪声等性能参数,对数模混合锁相环的晶振(OSC)、频率合成器、环路滤波器(LPF)、压控振荡器(VCO)进行设计优化.仿真结果中,锁相环最终锁定在4.596GHz,是铯原子超精细能级差的一半,符合原子钟射频源整体设计要求.
芯片级原子钟 射频源模块 锁相环技术 性能参数
支萌辉 汤亮 季磊 石红 乔东海
苏州大学电子信息学院,苏州215006 中国科学院声学研究所,北京l00190
国内会议
敦煌
中文
244-246
2013-08-01(万方平台首次上网日期,不代表论文的发表时间)