一种低杂散低相噪的SC波段锁相频率源的研制
介绍了一种基于电流型电荷泵的分数整数型锁相环芯片ADF4156的低杂散低相噪的SC波段跳频锁相频率源的设计.分析了整数分频和分数分频的优缺点,阐述了系统方案设计,包括整数分频和分数分频,鉴相电流,环路带宽的选择依据,用ADIsimPLL仿真频率源的相位噪声、转换时间、环路参数等的结果,系统测试结果等.频率源系统测试结果与ADlsimPLL仿真结果吻合,达到了较高的综合性能.
频率合成器 锁相环芯片 SC波段 跳频锁相频率源 优化设计
张乐 朱学勇 蔡竟业
电子科技大学通信与信息工程学院 成都 610054
国内会议
成都
中文
71-74
2007-12-01(万方平台首次上网日期,不代表论文的发表时间)