会议专题

基于VHDL硬件描述语言的FPGA新实验开发--简易处理器实现

针对FPGA课程实践性强、设计性要求高的特点,通过引入暑期短学期集中培训的方式,尽量压缩理论课堂教学时间,充分给予高校学生实验室动手实践机会,同时结合项目给定的方式开展实验课堂教学,并通过结果和过程两者相结合的评定方式,充分调动学生学习的积极性.实验过程中通过采用VHDL硬件描述语言实现能够执行相应指令的MCU内核等新实验开发,帮助学生深刻理解微处理器内部结构,特别是让其明白单片机整个系统的核心是一个由系统时钟驱动的全局状态机的逻辑过程.结果表明:该实验的展开使学生更好的掌握FPGA的设计原理、步骤和方法,精通VHDL硬件描述语言的开发和实践,和深刻理解汇编指令的执行过程.

高等院校 硬件描述语言 简易处理器 实验设计 人才培养

陆玲霞 姚维 高健

浙江大学电气工程学院,浙江杭州310027

国内会议

2013年全国自动化教育学术年会

杭州

中文

1-4

2013-08-13(万方平台首次上网日期,不代表论文的发表时间)