会议专题

基于片同步技术的高速ADC接口设计

  针对宽带数字射频存储(DRFM)组件中的高速ADC(模数转换器)接口模块,提出了一种基于FPGA片同步(CHIPSYNC)技术的高速数字接口电路设计方案。首先简要介绍了3GHz高速数据采集系统原理框图和高速ADC芯片EV8AQ160技术特点,然后重点叙述了基于FPGA片同步技术的高速ADC接口电路的详细设计方案,最后给出了硬件调试及实验结果。实验结果表明,通过采用XILINX公司的片同步技术,该接口方案可实现采样率高达3GHz的信号采集和存储,高速ADC输出数据能够可靠的锁存到FPGA内部。这种方案已成功应用到某宽带雷达回波模拟系统的DRFM组件设计中。

数字射频存储 模数转换器 接口设计 高速数据采集

肖汉波 张利 黄博

中国工程物理研究院电子工程研究所 四川 绵阳621900

国内会议

全国信息与电子工程第五届学术年会暨四川省电子学会曙光分会第十六届学术年会

黄山

中文

97-101

2012-10-01(万方平台首次上网日期,不代表论文的发表时间)