会议专题

流水线型异构多核图形处理器的设计与原型实现

  鉴于图形处理器的应用日趋广泛,多核SoC的研究日益迫切,本文设计了一款异构多核图形处理器HMGPU-9.HMGPU-9将9个具有不同功能和不同结构的微处理器核、大量复杂专用电路以双轨握手的流水线形式集成到一块XC6VLX550T FPGA上,全面支持OpenGL 1.3,可将图形处理任务分配到不到处理器核上并行计算,兼顾了效率和灵活性,像素填充率最高可达289.92Mpixel/s.

图形处理器 结构设计 异构系统 并行计算

DENG Jun-Yong 邓军勇 常立博 Chang Li-Bo Huang Guang-Xin 黄光新 Xiao Ling-Zhi 肖灵芝 Li Tao 李涛 Jiang Lin 蒋林 韩俊刚 Han Jun-Gang Du Hui-Min 杜慧敏

School of Electronic Engineering, Xi”an University of Posts&Telecommunications, Xi”an 710121, China; 西安邮电大学 电子工程学院,西安 710121;西安电子科技大学 微电子学院,西安 710071 西安邮电大学 电子工程学院,西安 710121 School of Electronic Engineering, Xi”an University of Posts&Telecommunications, Xi”an 710121, China

国内会议

2012全国高性能计算学术年会

张家界

中文

1-7

2012-10-29(万方平台首次上网日期,不代表论文的发表时间)