高速跳频源的设计与测试
在分析了直接频率合成、锁相环频率合成、DDS(direct digital synthesis)频率合成及其组合方式等频率合成方法优缺点的基础上,研究并实现了一种基于FPGA的DDS+DS(direct synthesis)高速跳频源方案。针对检测高速跳频源的高成本问题,实现了一种利用低端示波器测量高速跳频源跳频速率和频率转换时间的方案,给出了该测试方案对本文设计的跳频源的测试结果,并通过对比安捷伦开放实验室给出的测试结果,验证了该测试方案的正确性。
通信系统 跳频源 示波器 频率测量
Kang Wang 王康 Jin Zhang 张进
China Mobile Group Design Institute Co., Ltd.Shandong Branch ,Jinan, China 中国移动通信集团设计院有限公司山东分公司,济南,中国,250001
国内会议
第十七届全国青年通信学术年会、2012全国物联网与信息安全学术年会
北戴河
中文
278-281
2012-07-01(万方平台首次上网日期,不代表论文的发表时间)