会议专题

基于ASM的乒乓缓冲存储器的建模与仿真

缓冲存储器作为数据采集模块的重要组件,对整个数据处理平台的实时性具有重要的影响.本文通过把乒乓缓冲存储器引入图像采集模块,并针对其时序复杂、前后信号依赖性大的特点,在具体硬件实现的前期利用抽象状态机(ASM)对乒乓缓冲存储器进行了高层的建模与仿真.实验结果表明这种方法在很大程度上消除了乒乓缓冲存储器早期设计上的缺陷,简化了利用VHDL对其进行RTL级实现的过程,并最终提高了整个图像处理平台的实时性和并行性.

ASM high-level modeling data capture ping-pong buffer

李聪 骆志刚 陆斌

国防科学技术大学计算机学院,长沙 410073

国内会议

中国通信学会第六届学术年会

深圳

中文

45-48

2009-11-01(万方平台首次上网日期,不代表论文的发表时间)