会议专题

基于FPGA的高速定点FFT处理器设计

本文分析讨论了快速傅里叶变换的算法结构,基于FFT运算的特点,设计了一款基4FFT处理器,用Xilinx公司的Virtex-4芯片中的XtremeDs PSlice代替常规FFT处理器核心模块中的复数乘法器,该模块的时钟频率为500MHz,可以进行高速的乘法计算.整个核心模块均采用流水与并行结合的结构,级间RAM采用乒乓操作.

FPGA FFT XtremeDs PSlice Radix-4 Pipeline

解翀

南京航空航天大学信息科学与技术学院 江苏 南京 210016

国内会议

中国通信学会第六届学术年会

深圳

中文

175-183

2009-11-01(万方平台首次上网日期,不代表论文的发表时间)