0.13μm2.5Gb/s CMOS限幅放大器的设计与实现
限幅放大器是接收器前端的关键组成部分,用于保证接收器后级有效拾取高速信号.高增益、高带宽以及较宽的动态输入范围是其基本设计要求.本文基于0.13μm CMOS工艺,设计实现了一款传输速率为2.5Gb/s的LVDS接收前端限幅放大器,采用了反比例级联结构来提高系统的带宽.模拟结果表明,在2.5Gb/s速率下,当限幅放大器共模输入为0.3~1.6V,输入动态范围为100mV~1V时,能保证输出共模1.2V,输出摆幅稳定在400mV左右.
限幅放大 LVDS接收器 共模输入 输出差模
张旭光 马卓 陈吉华 肖海鹏 唐李红
国防科技大学计算机学院 长沙 410073
国内会议
西安
中文
291-295
2009-08-17(万方平台首次上网日期,不代表论文的发表时间)